Augsta - Zems ieejas spriegums 74194

N

nithinsarath

Guest
Hi,
Šis ir mans pirmais post at edaboard, un es ceru, ka šī ir īstā vieta, kur jautāt this.I "m, izmantojot 74194 (4 bitu Pipo divvirzienu maiņa reģistrs), kā daļa no manas ķēdes.Mana problēma ir tā, ka tikai ar VCC un GND saistīti tapas, man ir loģika zems spriegums 1.2V pie ieejas tapas, un vissvarīgāk ir CLOCK pin.Tātad pāreja no mazākās uz lielāko Es iesniedzu tās CLOCK tapu netiek atzīta par pārejas visos ..Jebkuras idejas kāpēc zema līmeņa ieejas spriegums ir tik liels?

Iepriekš minētie tapām nebija saistīta ar jebkādu citu punktu ķēde, kamēr es izmērīt šo zems sprieguma vērtībām.

Thanks in advance

 
Pirmkārt, ir apskatīt diagrammas parāda slieksnis sprieguma dažādiem loģika IC ģimenēm ..
http://www.interfacebus.com/voltage_threshold.html
un noteikt V [IL] par TTL-ģimenes ..jūs redzat, tas ir zem 0.8V ..

Tālāk, ļaujot TTL ievadi "pludiņš" (pa kreisi nav saistīti), parasti dara to iet uz loģikas "1", taču šāds stāvoklis apdraud klaiņojošiem signālus, kas ir iemesls, kāpēc tā ir laba prakse, lai izveidotu savienojumu TTL devumu VCC izmantojot pull- up rezistori (1k līdz 10k) ..

No šejienes, ja jūs pull pin nosaka, savienojot to tieši GND jums būs pāreja no "H" uz "L", ja jūs atbrīvot savienojums ar GND (jo pullup rezistoru), Jums būs pāreja no "L" līdz "H" ..

Rgds,
IanP<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Loti laimīgs" border="0" />
 
Thanks a lot par atbildi.
I did Uzmeklēt TTL loģiku līmeni un konstatēja, ka sprieguma man bija pie peldoša izejvielas ir veids, kā lielāka, nekā bija pieļaujams, jo loģika zems.
Es izmēģināt jūsu ieteikumu tiesības tagad ..Lets ceram, ka tas darbojas.

 
Solved

Hi,
Beidzot sapratu, ka problēma radās dumjš kļūda no manas puses.74194 es teicu bija saistīta ar mega8, kas man bija, izmantojot, lai pabarotu datu un clock.While plānošanas mega8, mans draugs nejauši aizmirsu!noteikt datu virzienu ostu izmantošanu.Tādējādi Downs rašanos "augsta" spriegums pat kamēr mēs cenšamies izejas loģika zemu jebkurā pin šo port.without datu virzienu kopumu, iekšējais pull tika atspējots.
Labots minētā kodeksa daļa, un tā tika noteikta.

Paldies visiem.

 

Welcome to EDABoard.com

Sponsor

Back
Top