Zemas jaudas optimizācijas

D

dynamicdude

Guest
Kāda ir procedūra, lai ievietotu līmenim mainītāju ar Multiple sprieguma dizainu?

Un cilvēki, kuri ir strādājuši ar zemu enerģijas optimizācijas, jūs varat sniegt man, kas tehniku esat redzējuši, kā vislabāk, kad runa ir par jaudas samazināšanu pie 90nm un zemāk.

 
Būtībā, rīks jāzina no līdz sprieguma domēna pārim īpašu līmeņa pārveidotājs.
Pēc tam jums ir iespēja uzdot rīku, kur ievietot šo līmeni mainītāju.
-------------------------------------------------- ------------------------------------------

Pašlaik loģika sintēze rīkus un P & R instrumenti ir iespēja ievietot līmenī mainītāju laikā sintēzes vai pēcapstrādes vārtu līmeņa netlist un ievietojiet līmenis mainītāju pie tīkliem, kas šķērso sprieguma jomās.

-------------------------------------------------- -------------------------------------------
Jaudas samazināšanas metodes:
- Pulkstenis selekcijas (dinamiskā jauda) un Multi-Vth (noplūdes jaudas) ir populārākais / nobriedis metodes, ko izmanto, lai samazinātu enerģijas patēriņu.
Lielākā daļa no sintēzes rīku un P & R instrumenti ir atbalstījusi tos labi.

- Multi-Vdd dizains
Var arī samazināt enerģijas patēriņu.
Tradicionāli tas tiek darīts manuāli un vēl Ane vairāk EDA darbarīki atbalstīt šīs tiesības tagad.

- Atmiņas sagriešana

- Power-selekcijas

 
Jūs varat mest daži Power gaisma uz selekcijas un atmiņas sagriešana metodes?

Vai tie atbalsta instrumentus vai SHD darīt manuāli?

 
1) Barošanas selekcijas
- Valsts saglabāšana Power selekcijas (SRPG) reģistrs
-> Jau atbalsta bibliotēka venders & sintēze rīkus.

- 1.a) smalkgraudains jauda selekcijas
Barošanas slēdzis bulit-standarta šūnā.
-> Jau atbalsta bibliotēka verders un P & R instrumenti.

- 1.b) rupjgraudu jauda selekcijas
Power selekcijas pie bloka līmenī.
-> Izmanto, lai īstenotu manuāli.
-> Bet būtu jāatbalsta ar instrumentiem tuvākajā nākotnē.

2) Atmiņas Šķēlēs griešanas
- Cik es zinu, tas jādara manuāli.
Jo tas liek ietekme ne tikai uz elektroenerģijas patēriņu, bet arī grafiku, platību un floorplan.

 
Pie 90nm izņemot vairākgadu vdd pēc palīdzētu
1).pulksteni selekcijas: var veikt automātiski, pēc konstrukcijas kompilatora, meklēt vīrs lapu "insert_clock_gating"
2).Mising multi vt šūnas varētu palīdzēt, lai gadījumā, ja ceļš ir lēnāks, augsta vt šūnas var izmantot, lai taupītu enerģiju, kā tie ir mazāk noplūdes
3).Izolējot jauda, ti, pilnīgu slēgšanu par pilnvaras bloķēt, kad netiek lietots, tas palīdzētu
4).Samazināšana pāreja caur jūsu loģika dizains varētu palīdzēt.
5).ir apskatīt
http://www.vlsiip.com/low_power.html par daži padomi.
Ceru, ka tas palīdz,
Kr,
Avi
http://www.vlsiip.com

 

Welcome to EDABoard.com

Sponsor

Back
Top