pulksteni sadalītāji.

H

Hello_world.

Guest
hi puisis. Man ir kāda problēma. Es gribu, lai samazinātu frekvenci 3 kHz līdz 2,7 KHz. Kurš var palīdzēt vai ieteikt man? Paldies.
 
var u sniegt sīkāk ir tas analogo signālu vai digitālo signālu?
 
Es gribu zināt, digitālo labāk. bet ir ne izmantot DHM uz FPGA. Paldies. [Size = 2] [color = # 999.999] Pievienots pēc 8 minūtēm: [/color] [/size] manā circuit izmantot digitālu signālu. Es padarīt HDD apgriezieniem kontrole, izmantojot TDA5142T vadīt møter HDD un izmantot CPLD kontroles rpm. tagad, kad HDD spin ap 5000 rpm, būs frekvenci no TDA5142T aptuveni 3KHz bet es vēlos izmantot 2,7 kHz tikai. Paldies.
 
Es neesmu pārliecināts, bet, ja jums izmantot PLL ar / 9 skaitītājs VCO cilpas, jūs saņemsiet par 3kHz ieguldījumu 27Khz no VCO izlaide Sadalot 27Khz ar desmit gadu counter dos jums izejas 2.7Khz
 
hi puisis. Man ir kāda problēma. Es gribu, lai samazinātu frekvenci 3 kHz līdz 2,7 KHz. Kurš var palīdzēt vai ieteikt man? Paldies.
 
var u sniegt sīkāk ir tas analogo signālu vai digitālo signālu?
 
Es gribu zināt, digitālo labāk. bet ir ne izmantot DHM uz FPGA. Paldies. [Size = 2] [color = # 999.999] Pievienots pēc 8 minūtēm: [/color] [/size] manā circuit izmantot digitālu signālu. Es padarīt HDD apgriezieniem kontrole, izmantojot TDA5142T vadīt møter HDD un izmantot CPLD kontroles rpm. tagad, kad HDD spin ap 5000 rpm, būs frekvenci no TDA5142T aptuveni 3KHz bet es vēlos izmantot 2,7 kHz tikai. Paldies.
 
Es neesmu pārliecināts, bet, ja jums izmantot PLL ar / 9 skaitītājs VCO cilpas, jūs saņemsiet par 3kHz ieguldījumu 27Khz no VCO izlaide Sadalot 27Khz ar desmit gadu counter dos jums izejas 2.7Khz
 

Welcome to EDABoard.com

Sponsor

Back
Top