piesārņojums nekavējoties

Hi gck,
Šoreiz tiek genrally izmanto Flops, tas ir daudz laika, lai veiktu izmaiņas pie Q no brīža, kad pulkstenis mala ir piemērots.Tas ir ļoti svarīgi, aplēšot turiet laiku.

Paldies un Regards]
satyakumar

 
hi satyakumar,
būs u PLS likts vairāk gaismas uz šo, ja dokuments ir tur PLS augšupielādēt.

 
Hey ...
piesārņojumu nekavējoties ir nekas, bet minimālo vai vismazāko kavēšanās, ko loģika elements ... tā kā kritisks ceļu kavēšanās ir maksimālā kavēšanās, ko loģika elements ... protams tas nosaka Turiet laiku jūsu dizaina ... .

 
@ Satyakumar,
"Tas ir daudz laika, lai veiktu izmaiņas pie Q no brīža kad pulkstenis mala tiek piemērots"

IS IT "Tcq" ir Flip kritiens, ka u ir domāta?

 
Hi,

Jums jāsaprot, ka DERĪGA izejvielas vajadzīgs laiks, lai parādītos kā DERĪGA rezultātus.Šī kavēšanās (vai laika) ir nekas, bet izplatīšanās kavējuma.

Bet INVALID izejvielu veikt ierobežots laiks (vai kavēšanās) ir pārāk uzstāties par nederīgu produkciju.Tas ir pazīstams kā Piesārņojums kavēšanās.

Ja jūs domājat, ka tas no tranzistors līmeņa viedokļa, domāju, ka slieksnis sprieguma tranzistors.Bet, ja tu domā no Digital viedokļa, domā par trokšņu Margin analīzi.

Tiešām runā jums ir nepieciešams piesārņojuma kavēšanos tikai kamēr projektēšana shēmas, vēl jūs varat pieņemt, ka nulle jūsu laika analīzi.

Cheers!

 
Hi,
Ļoti interrsting jautājumu.Lūdzu, nav anyboby ir dokumentācija par šo tēmu tajā dalīties?
Paldies.

 
Es centīšos, lai diagrammas un pēc tās šeit, iedodiet man kādu laiku.

 

Welcome to EDABoard.com

Sponsor

Back
Top