PID kā VHDL avots vai IP

G

Git

Guest
Vai kāds zina, kur es varu atrast PID algoritms īstenoti VHDL, vai kā IP, lūdzu?

Git

 
Varbūt jums vajadzētu mēģiniet izmantot MatLab.Varat veidot math modeli.Es domāju, ka ir possiblity pārvietot math modeli VHDL ar MatLab.Protams, jums ir nepieciešama noteikta zināšanas MatLab.

 
Es prātoju, par MatLab, bet es neredzu kādā veidā to darīt MatLab -> VHDL pārveidošanu, ja vien, ka daļa no StateCAD stendi atsevišķi.Git

 
Hi Git

Es strādā pie metodika Uzvedības sintēzi.sauc par automātisku programing ..Nu nav pilnu realitāti vēl. Taču daudz var izdarīt ..

1) Jums sākt ar MatLab modelis ..(Simulink)
Tad jūs produkcija C kārtas kods ar RTW

2) Jūs modelētu šo un PROFILS kodu .., lai uzzinātu, kur ir pudeles kakli in algoritma ..Tiklīdz jūs zināt to, ko parallelize

3) Jūs parallelize C sequential kods ar HandelC sintakse
(tas tiešām tiek darīts ar rokām, ..)

4) Celoxica synthetize jūsu mīļākie FPGA

5) RouteEs
esmu arī mēģina citas pieejas ar Java
Sākot ar citu MatLab saderīgs rīks no Mathwizards
http://www.mathwizards.com/

 
Phew.Thanks EJ, bet es nedomāju, ka man ir visas nepieciešamās instrumentus, lai pabeigtu, ka un, iespējams, ne visas zināšanas

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Smaids" border="0" />Man ir iegultās soft riska CPU ar fpga, bet man bija agrāk ticēja, ka dara to programmatūru būtu pārāk garš.Es tikko rakstīja, ka ikdienā C, un tā apkopo līdz 60 clock cikliem, kas būs apmēram 1uS, kas ir daudz mazāk, nekā es domāju.

I'd joprojām izvēlas to darīt VHDL, bet vismaz man ir risinājumu, ja nospiešanas.Git

 

Welcome to EDABoard.com

Sponsor

Back
Top