Par asinhronā FIFO un dual-ostas SRAM

V

vtmc

Guest
Pēc tam, kad kādā intervijā, es teicu, es zinu, daži koncepcijas asyn FIFO, un lūdza paskaidrot.I vērsa blokshēma un pirms es sāku blah blah par to, kā kontrolēt ar / pārplūdi, intervētājs teica: "Stop, kā U dizains divējāda ostas SRAM? Tas ir visgrūtāk daļu.".

Es biju tik pārsteigts, jo es nekad zināja, kas ir vissvarīgākā daļa.I didn't veikt kursu par asyn FIFO.Visi Es tā ir google daži dokumenti par šo tematu, un tad lasīt dažus HDL piemērus.Visos šajos piemēros, SRAM ir aprīkots ar pāris līnijas ABL un tas ir ļoti vienkārši bloķēt.

Mans jautājums ir, kā pašmācība, kāda veida Resursi vai metodiku, var man palīdzēt ar šāda veida pitfall?Tas var šķist diezgan acīmredzamas tām šajā nozarē, bet ne man, 3 mēneši, lai absolvents MS students.

Paldies par palīdzību.

 
Pārbaudiet šo saiti uzzināt par RAM, vai arī meklēt Verilog HDL ar Samir Palnitkar grāmatu par šo
http://www.asic-world.com/examples/verilog/ram_dp_sr_sw.html

 
nav gaidīt, lai zina visus padomus un trikus projektēšanas laikā jūsu pētījumi, vai pat jūsu self studē!Jums ir vajadzīgs laiks, lai iegūtu šīs zināšanas ... un tas būs veidot gadu gaitā ...

tagad, tikai mēģināt lasīt daudz ... ņemt info par vienu dizainu no dažādiem resursiem ... lasīt blogus un dizaina konsultācijas pieredzējušu inženieru aptuveni par padomiem ...

viens no labākajiem blogus es ieteiktu ir:

http://asicdigitaldesign.wordpress.com/

Es šobrīd projektēšana FIFO, un es redzu, ka vissvarīgākā daļa ir kontrolieris nav RAM ... atšķirībā no jūsu intervētājs! .. Tik cilvēki ir dažādi viedokļi arī ... Kas jums?

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Loti laimīgs" border="0" />
 
Salma ali Bakr wrote:viens no labākajiem blogus es ieteiktu ir:http://asicdigitaldesign.wordpress.com/
 
WOW ... bet tu

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Smaids" border="0" />Es mīlu jūsu emuāru ...

Paldies ...

 
Hi,

Paldies visiem par palīdzību.Uzminiet, jums ir tiesības ar dažādiem avotiem, mācību un paldies par ieteikumu tīmekļa vietnēs.

BTW, puisis ir princips engr pie Qualcomm, tāpēc es domāju, viņam var redzēt lietas cita skatu punkta ... I dont know.Intervētājiem visi jauki, bet process sucks cuz es ieskrūvē up T_T

 

Welcome to EDABoard.com

Sponsor

Back
Top