G
GLB
Guest
Hi,
Nepieciešams palaist autobusu no vienas VPX kartes uz otru (dempings datus no viena FPGA uz otru).Nomināli, tas ir 16 biti @ 125 Mhz (2 Gb / s).
Trying, lai noteiktu, vai mēs varam darīt (viegli), paralēli vienotā beidzās signālu teikt lenti kabeli?Vai tas ir pārāk agresīvs?
Tas ļauj izmantot savienot 2 kartes demo mērķiem un izmantot standarta backplane.
Mazliet laika 8ns, lai ņemtu prom pieaugums / kritums, joslu šķībs un citām SI sekas un acu saņemtu diezgan mazs tas tā nav?FPGA setup būtu par kārtību 2-3 ns vai nebūtu?Kartes tiks novietoti blakus, lai kabelis vien iespējams īss.
Ilgtermiņa risinājums būs HighSpeed kārtas protokols pasūtījuma backplane.
Nepieciešams palaist autobusu no vienas VPX kartes uz otru (dempings datus no viena FPGA uz otru).Nomināli, tas ir 16 biti @ 125 Mhz (2 Gb / s).
Trying, lai noteiktu, vai mēs varam darīt (viegli), paralēli vienotā beidzās signālu teikt lenti kabeli?Vai tas ir pārāk agresīvs?
Tas ļauj izmantot savienot 2 kartes demo mērķiem un izmantot standarta backplane.
Mazliet laika 8ns, lai ņemtu prom pieaugums / kritums, joslu šķībs un citām SI sekas un acu saņemtu diezgan mazs tas tā nav?FPGA setup būtu par kārtību 2-3 ns vai nebūtu?Kartes tiks novietoti blakus, lai kabelis vien iespējams īss.
Ilgtermiņa risinājums būs HighSpeed kārtas protokols pasūtījuma backplane.