OR un vārtiem kā pamatu vairākiem vārtiem?

N

neazoi

Guest
Hello esmu kaut kur lasījusi, ka no OR un un vārti, visi pārējie vārti var izdarīt.Ir kāda lapa, kas skaidro, kā veidot visiem citiem vārtiem no šiem diviem veidiem?

 
Jums ir nepareizi, tā NAND vārtiem vai NOR vārtiem.gan NAND vārtiem un NOR vārti var veidot citus 2 ieejas loģisko funkciju veikšanai.Piemēram, ja jums ir tikai NAND vārti, varat veikt jebkuru citu loģisko funkciju veikšanai.

UN / VAI nevar darīt, jo nav invertoru.

paturiet prātā, ka vairākos līmeņos NAND vārtiem var būt nepieciešama.

piemērs un vārtu izgatavoti no NAND.
x un y = nav x NAND nav y = (x NAND x) NAND (y NAND y)

un tas parasti ir ideja par pārējo vārtiem.

 
Paldies,
Ir kāda vietne, kas varētu praktiski izskaidrot radīšanu papildu vārtiem no bāzes uzņēmumiem?

 
yeah, NAND un NOR vārti ir universālā vārtiem ..tik divi vārti var darboties kā pamata loģika vārti un sakritību vārti ....DESIGN grāmata DIGITAL pa Morris Mano ir ekvivalents ķēde NAND un NOR par OR, AND un NOT vārti ....tā NAND un NOR vārti īstenošana ...

 
loopaloopa rakstīja:

yeah, NAND un NOR vārti ir universālā vārtiem ..
tik divi vārti var darboties kā pamata loģika vārti un sakritību vārti ....
gada DIGITAL DESIGN grāmatas Morris Mano ir ekvivalents ķēde NAND un NOR par OR, AND un NOT vārti ....
tā NAND un NOR vārti īstenošana ...
 
Lai gan NOR vārti ir realizējami no NAND, gan NAND un NOR ir vajadzīgi un ko uzskata par Universal Vārti, jo, ja paskatās Atbilstošās CMOS shēmām, šīs divas var būt pieejama no papildus apgriežot darbību un minimālo skaitu tranzistoru.

Pieņemsim, 2input NAND Gate:

2NMOS sērijās un 2PMOS paralēli.

Līdzīgi, 2 ieejas NOR vārti:
2PMOS sērijās un 2NMOS paralēli.

Šis ir iemesls, kāpēc cilvēki dod priekšroku, lai īstenotu visus līnijām, izmantojot šos divus kā elementi.

 

Welcome to EDABoard.com

Sponsor

Back
Top