A
asic04
Guest
Hi, guys,
Es izmisīgi meklē par ASIC dizaina vai pārbaudes darbu.Ja jūs zināt kādu ierakstu līmeņa pozīcijas šajā jomā, varētu jūs sūtiet e-pastu uz wenlongwei (at) gmail.com.Es gribu, lai iegūtu dažas ražošanas pieredzi un nav rūp maksāt.Thank you in advance!Zemāk ir mana Resume:
William WEI
5612 Grover Av., Apt 107, Austin, TX 78756
(817) 793-7298
wenlongwei (at) gmail.com
MĒRĶIS
veikt pilna laika / intern nostāju jomā ASIC pārbaude un validācija
KOPSAVILKUMS PAR KVALIFIKĀCIJAS
- MSEE vērsta uz ķēžu konstrukcijas ar GPA no 4.0/4.0
- Kvalificēti loģika dizains / pārbaudes, Verilog HDL / VHDL un FPGA sintēze
- Pazīstams ar īstenošanas testbenches tikties verifikācijas plānu prasībām
- Spēcīgs programmēšanas prasmes C, C , Perl un asamblervaloda
- Novatoriskas un pašregulēšanas motivētai komandas spēlētājs ar spēcīgu tehnisko rakstveidā un noformējumu prasmes
IZGLĪTĪBA
MS, Electric Engineering, University of Texas at Arlington, August 2004
MS, Computer Science, Nanjing University, Ķīna, May 1999
BS, Biology, Nanjing University, Ķīna, May 1996
TEHNISKĀS IEMAŅAS
- CAD Tools: Modelsim, Xilinx, kadence instrumentus, Agilent-ADS, HSPICE, PSPICE un MatLab / Simulink
- Languages: Verilog HDL / VHDL, C, C , Perl, asamblervaloda un Visual Studio
- OS: Windows XP/2000/NT, DOS, UNIX
SAISTĪTO KURSI
VHDL, ciparu signālu apstrāde, bezvadu paziņojumu, Analog CMOS IC Design, Digital VLSI Dizains (audits), RFIC bezvadu sistēmu, RF Circuit Design, Semiconductor Device teorija, Random Signāla un trokšņa
SAISTĪTO ACADAMIC PROJEKTI
- ASIC dizains VGA / LCD displejs kontrolieris ar Verilog HDL, pārbaudi ar automobiļu pārbaudes testbench
- ASIC dizains ir lifts apstrādātāja: loģika projektēšanas un testēšanas stenda konstrukcija ar VHDL, laiku simulācija ar Modelsim un FPGA sintēze ar Xlinx
- Intel 8086 mikroprocesora saskarsme un aparatūras projektēšanu vienkāršu kustības kontroles sistēmas
- Sistēmas projektu, CDMA2000 heterodīna dubultās pārveides uztvērējs (ADS)
- A 14-bit 125MSPS virknes ADC in 0.35um CMOS (modulācija)
- A 1,9 GHz CMOS RF pirmsprocesa īstenoti, izmantojot 0.18μm CMOS (ADS)
- A 10 Gb / s CMOS Platjoslas pastiprinātājs optisko sakaru izmantojot 0.18um CMOS tehnoloģiju (HSPICE)
LITERATŪRA
Pieejams pēc pieprasījuma
Last edited by asic04 par 02 oktobris 2004 6:27 labots 8 reizes kopā
Es izmisīgi meklē par ASIC dizaina vai pārbaudes darbu.Ja jūs zināt kādu ierakstu līmeņa pozīcijas šajā jomā, varētu jūs sūtiet e-pastu uz wenlongwei (at) gmail.com.Es gribu, lai iegūtu dažas ražošanas pieredzi un nav rūp maksāt.Thank you in advance!Zemāk ir mana Resume:
William WEI
5612 Grover Av., Apt 107, Austin, TX 78756
(817) 793-7298
wenlongwei (at) gmail.com
MĒRĶIS
veikt pilna laika / intern nostāju jomā ASIC pārbaude un validācija
KOPSAVILKUMS PAR KVALIFIKĀCIJAS
- MSEE vērsta uz ķēžu konstrukcijas ar GPA no 4.0/4.0
- Kvalificēti loģika dizains / pārbaudes, Verilog HDL / VHDL un FPGA sintēze
- Pazīstams ar īstenošanas testbenches tikties verifikācijas plānu prasībām
- Spēcīgs programmēšanas prasmes C, C , Perl un asamblervaloda
- Novatoriskas un pašregulēšanas motivētai komandas spēlētājs ar spēcīgu tehnisko rakstveidā un noformējumu prasmes
IZGLĪTĪBA
MS, Electric Engineering, University of Texas at Arlington, August 2004
MS, Computer Science, Nanjing University, Ķīna, May 1999
BS, Biology, Nanjing University, Ķīna, May 1996
TEHNISKĀS IEMAŅAS
- CAD Tools: Modelsim, Xilinx, kadence instrumentus, Agilent-ADS, HSPICE, PSPICE un MatLab / Simulink
- Languages: Verilog HDL / VHDL, C, C , Perl, asamblervaloda un Visual Studio
- OS: Windows XP/2000/NT, DOS, UNIX
SAISTĪTO KURSI
VHDL, ciparu signālu apstrāde, bezvadu paziņojumu, Analog CMOS IC Design, Digital VLSI Dizains (audits), RFIC bezvadu sistēmu, RF Circuit Design, Semiconductor Device teorija, Random Signāla un trokšņa
SAISTĪTO ACADAMIC PROJEKTI
- ASIC dizains VGA / LCD displejs kontrolieris ar Verilog HDL, pārbaudi ar automobiļu pārbaudes testbench
- ASIC dizains ir lifts apstrādātāja: loģika projektēšanas un testēšanas stenda konstrukcija ar VHDL, laiku simulācija ar Modelsim un FPGA sintēze ar Xlinx
- Intel 8086 mikroprocesora saskarsme un aparatūras projektēšanu vienkāršu kustības kontroles sistēmas
- Sistēmas projektu, CDMA2000 heterodīna dubultās pārveides uztvērējs (ADS)
- A 14-bit 125MSPS virknes ADC in 0.35um CMOS (modulācija)
- A 1,9 GHz CMOS RF pirmsprocesa īstenoti, izmantojot 0.18μm CMOS (ADS)
- A 10 Gb / s CMOS Platjoslas pastiprinātājs optisko sakaru izmantojot 0.18um CMOS tehnoloģiju (HSPICE)
LITERATŪRA
Pieejams pēc pieprasījuma
Last edited by asic04 par 02 oktobris 2004 6:27 labots 8 reizes kopā