Kadence jautājums par virtuozs dizaina vides

S

saruman1983

Guest
Hi all, Kā es varu modelētu par tranzistors transconductance un parasti shēmas vs biežums ritma virtuozs dizaina vidi?
 
Čau Es neesmu pārliecināts, vai tas ir tas, ko jūs pēc. Ja es nekļūdos, transconductance no MOS tranzistors var simulēt ar Cadence darot vienkāršu IDS / Vgs simulāciju. Tad jūs atvērt kalkulatoru un izmantot "deriv" funkciju I / V līkni. Izejas ir transconductance līkni tranzistors.
 
OK, bet kas notiks, ja es gribu gabals (kopumā) transconductance no MOS tranzistors (ne gm, bet Gm) par kopēja avota savienojuma, piemēram? Iepriekš minēto metodi nosaka DC slaucīšana, tad, ņemot atvasinājums līknes, lai atrastu transconductance. Man bija jautājums, ja, ko var izdarīt tikai ar AC analīzi, tas ir, kad biežums variē un tranzistors parasitics spēkā vispārējā Gm lai sāktu samazināties.
 
gabala kvadrātsakni no id VS Vgs (vai vgs-vt) un atrast slīpums ... tad izmantojiet drenāžas pašreizējo vienādojumu.
 

Welcome to EDABoard.com

Sponsor

Back
Top