Kā izstrādāt aktīvas cilpa filtru PLL

D

dicket

Guest
Man ir divi jautājumi:
Pirmkārt, kad man ir zināms, cilpa badwidth un fāzu starpību, kā determin detaļas vērtību? Kā nokļūt izpausme cilpa filtru transfunction?
Otrkārt, kā izvēlēties OP-AMP? Kāda loma op-amp spēlēt? Kāda ietekme uz PLL darba rezultāti tādus parametrus kā ievades RAIL, OUTRAIL un apgriezties RATE darīt?
Pateicība.

 
Par ceturto lai aktīvi cilpa filtrs, Kā determinēto vērtību C3 R3 C4 R4the augstāka posma filtru?

 
Hi, par ceturto lai aktīvi loop filter norādīts turpmāk, kā aprēķināt vērtību, C3, R3, R4?Šajā grāmatā PLL Performance, Simulācija, un dizaina 3rd Edition raksta dekāns Banerjee, tas dod, ka C3 = C4 * 4T3 * T4 / (T3-T4) ^ 2, R3 = (T3 T4) / (2 * C4), R3 = (T3 T4) / [2 * (C3-C4)], bet es nezinu, kā nokļūt šīs formulas.Vai jūs varētu man rokasgrāmatā vai palīdz?
Pateicība.Pievienots pēc 7 minūtēm:

<img src="http://images.elektroda.net/18_1168156157.GIF" border="0" alt="How to design an active loop filter for PLL" title="Kā izstrādāt aktīvas cilpa filtru PLL"/>
 
lūdzu reffer līdz
http://www.aubraux.com/design/pll-design-tool.php

 
dicket wrote:

Man ir divi jautājumi:

Pirmkārt, kad man ir zināms, cilpa badwidth un fāzu starpību, kā determin detaļas vērtību? Kā nokļūt izpausme cilpa filtru transfunction?

Otrkārt, kā izvēlēties OP-AMP? Kāda loma op-amp spēlēt? Kāda ietekme uz PLL darba rezultāti tādus parametrus kā ievades RAIL, OUTRAIL un apgriezties RATE darīt?

Pateicība.
 
Jā, parasti opamp centri būs ietekme 1% vai pat mazāks.

 

Welcome to EDABoard.com

Sponsor

Back
Top