Z
zahalul
Guest
Mans uzņēmums developes signālu apstrādes lietojumprogrammas pārstrādātāji, piemēram, Motorola's 7447 pieteikums ir uzrakstīts C.
Katrs procesors saņem galvenes un datiem.Galvene ir "ANSI-C" struktūra satur instrukcijas par to, kā apstrādāt datus.Piemēram: Matrix lielums, FFT lielums, kontroles karogi un tā tālāk.
"Apsaimniekošana" slānis tiek parametri no galvenes un aicina kārtība uzrakstīts montāža \ AltiveC veikt aprēķinus (pievienot, vairojas un tā tālāk).
"Apsaimniekošana" slānis satur daudz "pārbaude un izlemt" noteikumi (ja tad vēl), kļūdu apstrādi, ar nosacījumu cilpas un tā tālāk.
Tagad mēs vēlamies izmantot FPGA vietā Motorola's procesoru.
Vai tas ir gudri rakstīt "apsaimniekošana" fāzi, izmantojot Matlab's simulink?
Ja es saprotu pareizi, simulink var izmantot, lai rakstītu aprēķina slāni tikai.Ne "vadības slānis".
Vai ir instruments, lai apkopotu \ saiti C kodu, lai VHDL un lejupielādēt to uz FPGA?
Paldies.
Katrs procesors saņem galvenes un datiem.Galvene ir "ANSI-C" struktūra satur instrukcijas par to, kā apstrādāt datus.Piemēram: Matrix lielums, FFT lielums, kontroles karogi un tā tālāk.
"Apsaimniekošana" slānis tiek parametri no galvenes un aicina kārtība uzrakstīts montāža \ AltiveC veikt aprēķinus (pievienot, vairojas un tā tālāk).
"Apsaimniekošana" slānis satur daudz "pārbaude un izlemt" noteikumi (ja tad vēl), kļūdu apstrādi, ar nosacījumu cilpas un tā tālāk.
Tagad mēs vēlamies izmantot FPGA vietā Motorola's procesoru.
Vai tas ir gudri rakstīt "apsaimniekošana" fāzi, izmantojot Matlab's simulink?
Ja es saprotu pareizi, simulink var izmantot, lai rakstītu aprēķina slāni tikai.Ne "vadības slānis".
Vai ir instruments, lai apkopotu \ saiti C kodu, lai VHDL un lejupielādēt to uz FPGA?
Paldies.