Counter dizains

B

burk

Guest
čau

Vai kāds no jums pateiks, kādas ir dažādās pieejas counter dizains.Es nevēlos veidi counter Līdzīgas mod2, mod4 .......Es gribu to, kas r veidus, kā šo counter var veikt.Ja iespējams, sniedz man labas saites.

 
Čau,
Jūs var izmantot valsts Machine pieeju counter dizains.Jums noteikt, kas ir nākamais teikts, un tad genrate iecirkņa, pamatojoties uz to, kāda veida Flip kritiens vēlaties izmantot?

BR
Madhukar

Ref: An inženierijas pieeju digitālā dizains - William Fletcher

 
Pamata sastāvdaļa counter ir vārti.Ja vēlaties uzzināt detalizētu struktūru, varat atsaukties uz microelectrical related grāmatas, ir sīka informācija.

 
faktiski, cik pieejas pastāv izstrādāt dalīt ar n counter?

 
Edward_2288 wrote:

faktiski, cik pieejas pastāv izstrādāt dalīt ar n counter?
 
Tam ir divi galvenie veidi, kā sadalīt N. Digitālā loģikas metodes, kas aprakstītas iepriekš izmantot glabāšanas elementi, piemēram, slēgmehānismi un atsauksmes ceļi, lai izveidotu valsts mašīna.Viņiem ir īpašuma saimniecības vērtību, kad pulkstenis ir noņemta.

Tur ir vēl viens veids, kas ir visu analog.Signālu jāsadala piemēro maisītāju.Izlaidi vēlamo frekvenci.A daļa ir nošķelt un reizina ar N-1, kas laisti citu maisītājs ievadi.Šī ideja iet atpakaļ vairāk nekā 60 gadus.To ražo zemāko fāzes trokšņu jebkādu sadalīšanas metodi.Tā maksā augstu summu (naudas un elektroenerģijas patēriņš un apjoms / svars) though.

 
uzpūtīgs wrote:Tur ir vēl viens veids, kas ir visu analog.
Signālu jāsadala piemēro maisītāju.
Izlaidi vēlamo frekvenci.
A daļa ir nošķelt un reizina ar N-1, kas laisti citu maisītājs ievadi.
Šī ideja iet atpakaļ vairāk nekā 60 gadus.

To ražo zemāko fāzes trokšņu jebkādu sadalīšanas metodi. Tā maksā augstu summu (naudas un elektroenerģijas patēriņš un apjoms / svars) though.

 
Correct.Par visu analog veids ir daudz dārgāka nekā pērkot counter IC.Tomēr tas ir vienīgais veids, ja vēlaties, par viszemāko iespējamo fāzes trokšņu jūsu sistēmai vai tad, ja sistēma darbojas virs 10 GHz vai, ja zemu izmaksu skaitītāju, piemēram, no Hetu IC uzņēmums pārtrauc darbu.

 
Lūk, diagrammu gudrs analog frekvenču dalītājs (RL Miller 1939), ka tukšs ir apraksta.Tas nav counter.

Image shamelessly snitched no šī grāmata: http://icd.el.utwente.nl/publications/get_file.php?pub_id=173
Atvainojiet, bet jums ir nepieciešams pieteikumvārds, lai skatītu šo arestu

 
counter dizains var izdarīt, izmantojot valsts mašīna pieeja ja ur izstrādājot sinhronai counter.for sprogoties counter u var atsaukties uz ciparu loģika design by
Holdsworth un meži.

 
varētu i uzdot jautājumu ....

ja mēs uzrakstiet VHDL kodu valsts mašīnu vai citu digitālo sistēmu projektēšanas .... kā vc ar sintezēt ķēdēm .... vai to, kā darīt v iegūtu priekšstatu par loģiku Vārtu dizains ....

im, izmantojot max plus II ..... Es nevaru atrast nevienu iespēju C sintezēt izejas ar vhdl kods .....thanxs iepriekš .....

 
Kā mēs modelētu / pasākumu fāzes troksnis contribted ar dalītāju?

Kā vērtībām N (Counter vērtība) ietekmē fāzes troksnis.

Pls atbilde

Thanks & uz
SavithRu

 
Labākais veids, kā būtu iet ar Flip flops ...pirmo norakstīšana kārtas, ka jums ir skaitīt ...tad uzzināt pāreju katrā outputs katrā posmā ...
par Flip kritiens, ka jūs gonna izmantot uzzināt combinational ievade, pamatojoties uz to transistion galdi ...visu tekstu grāmatas cīnītos ar šādu pieeju tikai ...

 
How're Jūs to īstenot?Izmantojot diskrētu komponentus vai to īstenos ir IC?

 
Pakāpieni izstrādājot counter (sinhronai conunter)

rakstīt nosaka secību, couter jāievēro ..
Izvēlieties Flip kritiens u vēlaties izmantot ..
Uzrakstiet Flip kritiens exitation tabulā un izmantojot K karte, atrast to, kā savienot izlaidi vienu FP uz citu .....

Rūpējieties, ka skaitītājs nav ieraksta nedefinētiem teikts ....

 
Jebkurš sequential circuit var izstrādāt valsts mašīna pieeja ..
Lai counter, pēc tam, kad valsts mašīnu plūsmu, tā var izstrādāt, izmantojot kādu no četru veidu flipflops (D ff, T ff, JK ff, RS ff)

 

Welcome to EDABoard.com

Sponsor

Back
Top