8051 IP kodols

S

sandeep_sggs

Guest
Var jebkura struktūra sniedz saites pilnvērtīgi darboties bez IP Core par 8051 Microcontrollar ................................... .................................................. ..............................

 
Tie: http://www.oregano.at/eng/index.html ir ļoti labs vienu ciklu kodols 8051 augšu.
I deva tam nošauti uz Spartan 3 FPGA.
Veic ļoti labi, tostarp pārtrauc.
Mans 100% 1,4 ieteikumu versiju un serdeņu 1,5 to.

 
http://bknpk.no-ip.biz/cpu_8051_ver/top.htmlhttp://bknpk.no-ip.biz/usb_1.html

 
Līdz Yego,
i ir lejupielādēt kodols no http://www.oregano.at/eng/index.htmlSir, Can u lūdzu man pastāstīt, kā u sintezēt to.Es domāju, ņemot vērā mapi doesn `t ir modulis iekšējai RAM un ROM.

Es gribu, lai sintezēt šā pamatuzdevuma ar SP3.un pārbaudīt arī.

var u man pateikt:

1) to, kā risināt problēmu ROM, ram.jo bez šiem jebkuru kodu (hex), nevar izpildīt līdz 8051

2) kā padarīt paredzēt kravas programmā (ti, HEX kods) uz iekšējo ROM 8051

thanx ...

 
Hello.

Jums nepieciešams piegādāt trīs atmiņas moduļi sevi: RAM, XRAM un ROM specifiski platforma jūs gatavojas īstenot savu dizainu.
Uz Xilinx būs BlockRAM un citām platformām dažiem piemērots ekvivalentu.
Pēc tam, kad šie posteņi ir integrēti ar jūsu kodols (daži Verilog vai VHDL būs nepieciešams šeit), jums ir nepieciešams, lai sāktu jūsu ROM ar apkopo bināro jūsu UC.
Protams, jums ir nepieciešams piemērots. UCF failu noteiktu jūsu I / Os, un jums ir gatavi īstenot savu dizainu, izmantojot jūsu mīļākie instrumentus.

Un tas arī viss

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Smaids" border="0" />-------------------------------------------------- -------------------

Ja jūs joprojām nevarat darīt to darbu, es varu nodrošināt manu dizainu atsauces.

 
līdz Yego,

Godātais kungs, es vēlos jautāt ua dažas lietas:

1) Kā ielādēt dažādus HEX fails dažādiem lietojumiem jāiekļauj kodols ir on-chip rom izpildei no PC.

2) Vai kāds zina noderīgas par to pašu, ka u?

var u man pastāstīt, kā pārvarēt šīs problēmas.Tas būs ļoti noderīga, ja u dod ur atsauces design.thanx atbildes......

 
Labi, Kad redzat kodu jūs zināt atbildes uz jūsu jautājumiem.
Bet vispirms man ir nepieciešams e-pastu, lai nosūtītu paketi līdz ...

 
līdz Yego,
šeit ir mans e-pasts ID

sandeep_sggs (at) rediffmail.com

vai

sandeeprpandey (at) gmail.compaldies sir!

 
,

sandeep_sggs,

lūdzu, pārbaudiet savu e-pasta pieprasītajam failus.
Ceru, ka tas palīdz.-------------------------------------------------- ---------

Būtu jauki uzzināt, ka esat saņēmis failus ...

 
Cienījamie Yego,
Jūs varat augšupielādēt savu dizainu šeit vai sūtīt man pastu hock_1971 (at) rediffmail.com.
Es esmu ieinteresēts uzzināt vairāk par to, kā īstenot to.

paldies
ieķīlāt

 
@ Yego,

Jūs esat acīmredzami ļoti veida persona, kas notiek atvērt var, tārpiem dažreiz

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Smaids" border="0" />Tas ir liels, lai būtu dalībnieki, piemēram, jūs par šo forumu.Too bad es nevaru sniegt jums "palīdzēja" atgriezenisko saiti, jo man nav post jautājums sākt ar.

Kniksis

 
līdz ieķīlāt,
īstenošanas atmiņas (RAM, ROM), jūs varat sākt Xilinx ISE, sākt IPcore vednis (GUI), jo u redzēs daudz kodoliem.Starp tiem, vienkārši izvēlieties RAM / ROM, pielāgot to, izmantojot GUI.Tā (vednis) izmantos Bram resurss ur FPGA.

Un ur darīts!!

 

Welcome to EDABoard.com

Sponsor

Back
Top